ShellBanner
System:Linux MiraNet 3.0.0-14-generic-pae #23-Ubuntu SMP Mon Nov 21 22:07:10 UTC 2011 i686
Software:Apache. PHP/5.3.6-13ubuntu3.10
ID:uid=65534(nobody) gid=65534(nogroup) groups=65534(nogroup)
Safe Mode:OFF
Open_Basedir:OFF
Freespace:20.45 GB of 70.42 GB (29.04%)
MySQL: ON MSSQL: OFF Oracle: OFF PostgreSQL: OFF Curl: OFF Sockets: ON Fetch: OFF Wget: ON Perl: ON
Disabled Functions: pcntl_alarm,pcntl_fork,pcntl_waitpid,pcntl_wait,pcntl_wifexited,pcntl_wifstopped,pcntl_wifsignaled,pcntl_wexitstatus,pcntl_wtermsig,pcntl_wstopsig,pcntl_signal,pcntl_signal_dispatch,pcntl_get_last_error,pcntl_strerror,pcntl_sigprocmask,pcntl_sigwaitinfo,pcntl_sigtimedwait,pcntl_exec,pcntl_getpriority,pcntl_setpriority,

/ usr/ src/ linux-headers-3.0.0-14/ arch/ tile/ include/ asm/ - drwxr-xr-x

Directory:
Viewing file:     atomic_64.h (4.36 KB)      -rw-r--r--
Select action/file-type:
(+) | (+) | (+) | Code (+) | Session (+) | (+) | SDB (+) | (+) | (+) | (+) | (+) | (+) |
/*
 * Copyright 2011 Tilera Corporation. All Rights Reserved.
 *
 *   This program is free software; you can redistribute it and/or
 *   modify it under the terms of the GNU General Public License
 *   as published by the Free Software Foundation, version 2.
 *
 *   This program is distributed in the hope that it will be useful, but
 *   WITHOUT ANY WARRANTY; without even the implied warranty of
 *   MERCHANTABILITY OR FITNESS FOR A PARTICULAR PURPOSE, GOOD TITLE or
 *   NON INFRINGEMENT.  See the GNU General Public License for
 *   more details.
 *
 * Do not include directly; use <asm/atomic.h>.
 */

#ifndef _ASM_TILE_ATOMIC_64_H
#define _ASM_TILE_ATOMIC_64_H

#ifndef __ASSEMBLY__

#include <arch/spr_def.h>

/* First, the 32-bit atomic ops that are "real" on our 64-bit platform. */

#define atomic_set(v, i) ((v)->counter = (i))

/*
 * The smp_mb() operations throughout are to support the fact that
 * Linux requires memory barriers before and after the operation,
 * on any routine which updates memory and returns a value.
 */

static inline int atomic_cmpxchg(atomic_t *v, int o, int n)
{
    int val;
    __insn_mtspr(SPR_CMPEXCH_VALUE, o);
    smp_mb();  /* barrier for proper semantics */
    val = __insn_cmpexch4((void *)&v->counter, n);
    smp_mb();  /* barrier for proper semantics */
    return val;
}

static inline int atomic_xchg(atomic_t *v, int n)
{
    int val;
    smp_mb();  /* barrier for proper semantics */
    val = __insn_exch4((void *)&v->counter, n);
    smp_mb();  /* barrier for proper semantics */
    return val;
}

static inline void atomic_add(int i, atomic_t *v)
{
    __insn_fetchadd4((void *)&v->counter, i);
}

static inline int atomic_add_return(int i, atomic_t *v)
{
    int val;
    smp_mb();  /* barrier for proper semantics */
    val = __insn_fetchadd4((void *)&v->counter, i) + i;
    barrier();  /* the "+ i" above will wait on memory */
    return val;
}

static inline int atomic_add_unless(atomic_t *v, int a, int u)
{
    int guess, oldval = v->counter;
    do {
        if (oldval == u)
            break;
        guess = oldval;
        oldval = atomic_cmpxchg(v, guess, guess + a);
    } while (guess != oldval);
    return oldval != u;
}

/* Now the true 64-bit operations. */

#define ATOMIC64_INIT(i)    { (i) }

#define atomic64_read(v)        ((v)->counter)
#define atomic64_set(v, i) ((v)->counter = (i))

static inline long atomic64_cmpxchg(atomic64_t *v, long o, long n)
{
    long val;
    smp_mb();  /* barrier for proper semantics */
    __insn_mtspr(SPR_CMPEXCH_VALUE, o);
    val = __insn_cmpexch((void *)&v->counter, n);
    smp_mb();  /* barrier for proper semantics */
    return val;
}

static inline long atomic64_xchg(atomic64_t *v, long n)
{
    long val;
    smp_mb();  /* barrier for proper semantics */
    val = __insn_exch((void *)&v->counter, n);
    smp_mb();  /* barrier for proper semantics */
    return val;
}

static inline void atomic64_add(long i, atomic64_t *v)
{
    __insn_fetchadd((void *)&v->counter, i);
}

static inline long atomic64_add_return(long i, atomic64_t *v)
{
    int val;
    smp_mb();  /* barrier for proper semantics */
    val = __insn_fetchadd((void *)&v->counter, i) + i;
    barrier();  /* the "+ i" above will wait on memory */
    return val;
}

static inline long atomic64_add_unless(atomic64_t *v, long a, long u)
{
    long guess, oldval = v->counter;
    do {
        if (oldval == u)
            break;
        guess = oldval;
        oldval = atomic64_cmpxchg(v, guess, guess + a);
    } while (guess != oldval);
    return oldval != u;
}

#define atomic64_sub_return(i, v)    atomic64_add_return(-(i), (v))
#define atomic64_sub(i, v)        atomic64_add(-(i), (v))
#define atomic64_inc_return(v)        atomic64_add_return(1, (v))
#define atomic64_dec_return(v)        atomic64_sub_return(1, (v))
#define atomic64_inc(v)            atomic64_add(1, (v))
#define atomic64_dec(v)            atomic64_sub(1, (v))

#define atomic64_inc_and_test(v)    (atomic64_inc_return(v) == 0)
#define atomic64_dec_and_test(v)    (atomic64_dec_return(v) == 0)
#define atomic64_sub_and_test(i, v)    (atomic64_sub_return((i), (v)) == 0)
#define atomic64_add_negative(i, v)    (atomic64_add_return((i), (v)) < 0)

#define atomic64_inc_not_zero(v)    atomic64_add_unless((v), 1, 0)

/* Atomic dec and inc don't implement barrier, so provide them if needed. */
#define smp_mb__before_atomic_dec()    smp_mb()
#define smp_mb__after_atomic_dec()    smp_mb()
#define smp_mb__before_atomic_inc()    smp_mb()
#define smp_mb__after_atomic_inc()    smp_mb()

/* Define this to indicate that cmpxchg is an efficient operation. */
#define __HAVE_ARCH_CMPXCHG

#endif /* !__ASSEMBLY__ */

#endif /* _ASM_TILE_ATOMIC_64_H */
Command:
Quick Commands:
Upload:
[Read-Only] Max size: 100MB
PHP Filesystem: <@ Ú
Search File:
regexp
Create File:
Overwrite [Read-Only]
View File:
Mass Defacement:
[+] Main Directory: [+] Defacement Url:
LmfaoX Shell - Private Build [BETA] - v0.1 -; Generated: 0.7696 seconds