ShellBanner
System:Linux MiraNet 3.0.0-14-generic-pae #23-Ubuntu SMP Mon Nov 21 22:07:10 UTC 2011 i686
Software:Apache. PHP/5.3.6-13ubuntu3.10
ID:uid=65534(nobody) gid=65534(nogroup) groups=65534(nogroup)
Safe Mode:OFF
Open_Basedir:OFF
Freespace:25.5 GB of 70.42 GB (36.22%)
MySQL: ON MSSQL: OFF Oracle: OFF PostgreSQL: OFF Curl: OFF Sockets: ON Fetch: OFF Wget: ON Perl: ON
Disabled Functions: pcntl_alarm,pcntl_fork,pcntl_waitpid,pcntl_wait,pcntl_wifexited,pcntl_wifstopped,pcntl_wifsignaled,pcntl_wexitstatus,pcntl_wtermsig,pcntl_wstopsig,pcntl_signal,pcntl_signal_dispatch,pcntl_get_last_error,pcntl_strerror,pcntl_sigprocmask,pcntl_sigwaitinfo,pcntl_sigtimedwait,pcntl_exec,pcntl_getpriority,pcntl_setpriority,

/ usr/ src/ linux-headers-3.0.0-14-generic-pae/ include/ linux/ - drwxr-xr-x

Directory:
Viewing file:     dmar.h (6.27 KB)      -rw-r--r--
Select action/file-type:
(+) | (+) | (+) | Code (+) | Session (+) | (+) | SDB (+) | (+) | (+) | (+) | (+) | (+) |
/*
 * Copyright (c) 2006, Intel Corporation.
 *
 * This program is free software; you can redistribute it and/or modify it
 * under the terms and conditions of the GNU General Public License,
 * version 2, as published by the Free Software Foundation.
 *
 * This program is distributed in the hope it will be useful, but WITHOUT
 * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or
 * FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
 * more details.
 *
 * You should have received a copy of the GNU General Public License along with
 * this program; if not, write to the Free Software Foundation, Inc., 59 Temple
 * Place - Suite 330, Boston, MA 02111-1307 USA.
 *
 * Copyright (C) Ashok Raj <ashok.raj@intel.com>
 * Copyright (C) Shaohua Li <shaohua.li@intel.com>
 */

#ifndef __DMAR_H__
#define __DMAR_H__

#include <linux/acpi.h>
#include <linux/types.h>
#include <linux/msi.h>
#include <linux/irqreturn.h>

/* DMAR Flags */
#define DMAR_INTR_REMAP        0x1
#define DMAR_X2APIC_OPT_OUT    0x2

struct intel_iommu;
#if defined(CONFIG_DMAR) || defined(CONFIG_INTR_REMAP)
extern struct acpi_table_header *dmar_tbl;
struct dmar_drhd_unit {
    struct list_head list;        /* list of drhd units    */
    struct  acpi_dmar_header *hdr;    /* ACPI header        */
    u64    reg_base_addr;        /* register base address*/
    struct    pci_dev **devices;     /* target device array    */
    int    devices_cnt;        /* target device count    */
    u16    segment;        /* PCI domain        */
    u8    ignored:1;         /* ignore drhd        */
    u8    include_all:1;
    struct intel_iommu *iommu;
};

extern struct list_head dmar_drhd_units;

#define for_each_drhd_unit(drhd) \
    list_for_each_entry(drhd, &dmar_drhd_units, list)

#define for_each_active_iommu(i, drhd)                    \
    list_for_each_entry(drhd, &dmar_drhd_units, list)        \
        if (i=drhd->iommu, drhd->ignored) {} else

#define for_each_iommu(i, drhd)                        \
    list_for_each_entry(drhd, &dmar_drhd_units, list)        \
        if (i=drhd->iommu, 0) {} else 

extern int dmar_table_init(void);
extern int dmar_dev_scope_init(void);

/* Intel IOMMU detection */
extern int detect_intel_iommu(void);
extern int enable_drhd_fault_handling(void);

extern int parse_ioapics_under_ir(void);
extern int alloc_iommu(struct dmar_drhd_unit *);
#else
static inline int detect_intel_iommu(void)
{
    return -ENODEV;
}

static inline int dmar_table_init(void)
{
    return -ENODEV;
}
static inline int enable_drhd_fault_handling(void)
{
    return -1;
}
#endif /* !CONFIG_DMAR && !CONFIG_INTR_REMAP */

struct irte {
    union {
        struct {
            __u64    present     : 1,
                fpd        : 1,
                dst_mode    : 1,
                redir_hint    : 1,
                trigger_mode    : 1,
                dlvry_mode    : 3,
                avail        : 4,
                __reserved_1    : 4,
                vector        : 8,
                __reserved_2    : 8,
                dest_id        : 32;
        };
        __u64 low;
    };

    union {
        struct {
            __u64    sid        : 16,
                sq        : 2,
                svt        : 2,
                __reserved_3    : 44;
        };
        __u64 high;
    };
};

#ifdef CONFIG_INTR_REMAP
extern int intr_remapping_enabled;
extern int intr_remapping_supported(void);
extern int enable_intr_remapping(void);
extern void disable_intr_remapping(void);
extern int reenable_intr_remapping(int);

extern int get_irte(int irq, struct irte *entry);
extern int modify_irte(int irq, struct irte *irte_modified);
extern int alloc_irte(struct intel_iommu *iommu, int irq, u16 count);
extern int set_irte_irq(int irq, struct intel_iommu *iommu, u16 index,
               u16 sub_handle);
extern int map_irq_to_irte_handle(int irq, u16 *sub_handle);
extern int free_irte(int irq);

extern struct intel_iommu *map_dev_to_ir(struct pci_dev *dev);
extern struct intel_iommu *map_ioapic_to_ir(int apic);
extern struct intel_iommu *map_hpet_to_ir(u8 id);
extern int set_ioapic_sid(struct irte *irte, int apic);
extern int set_hpet_sid(struct irte *irte, u8 id);
extern int set_msi_sid(struct irte *irte, struct pci_dev *dev);
#else
static inline int alloc_irte(struct intel_iommu *iommu, int irq, u16 count)
{
    return -1;
}
static inline int modify_irte(int irq, struct irte *irte_modified)
{
    return -1;
}
static inline int free_irte(int irq)
{
    return -1;
}
static inline int map_irq_to_irte_handle(int irq, u16 *sub_handle)
{
    return -1;
}
static inline int set_irte_irq(int irq, struct intel_iommu *iommu, u16 index,
                   u16 sub_handle)
{
    return -1;
}
static inline struct intel_iommu *map_dev_to_ir(struct pci_dev *dev)
{
    return NULL;
}
static inline struct intel_iommu *map_ioapic_to_ir(int apic)
{
    return NULL;
}
static inline struct intel_iommu *map_hpet_to_ir(unsigned int hpet_id)
{
    return NULL;
}
static inline int set_ioapic_sid(struct irte *irte, int apic)
{
    return 0;
}
static inline int set_hpet_sid(struct irte *irte, u8 id)
{
    return -1;
}
static inline int set_msi_sid(struct irte *irte, struct pci_dev *dev)
{
    return 0;
}

#define intr_remapping_enabled        (0)

static inline int enable_intr_remapping(void)
{
    return -1;
}

static inline void disable_intr_remapping(void)
{
}

static inline int reenable_intr_remapping(int eim)
{
    return 0;
}
#endif

enum {
    IRQ_REMAP_XAPIC_MODE,
    IRQ_REMAP_X2APIC_MODE,
};

/* Can't use the common MSI interrupt functions
 * since DMAR is not a pci device
 */
struct irq_data;
extern void dmar_msi_unmask(struct irq_data *data);
extern void dmar_msi_mask(struct irq_data *data);
extern void dmar_msi_read(int irq, struct msi_msg *msg);
extern void dmar_msi_write(int irq, struct msi_msg *msg);
extern int dmar_set_interrupt(struct intel_iommu *iommu);
extern irqreturn_t dmar_fault(int irq, void *dev_id);
extern int arch_setup_dmar_msi(unsigned int irq);

#ifdef CONFIG_DMAR
extern int iommu_detected, no_iommu;
extern struct list_head dmar_rmrr_units;
struct dmar_rmrr_unit {
    struct list_head list;        /* list of rmrr units    */
    struct acpi_dmar_header *hdr;    /* ACPI header        */
    u64    base_address;        /* reserved base address*/
    u64    end_address;        /* reserved end address */
    struct pci_dev **devices;    /* target devices */
    int    devices_cnt;        /* target device count */
};

#define for_each_rmrr_units(rmrr) \
    list_for_each_entry(rmrr, &dmar_rmrr_units, list)

struct dmar_atsr_unit {
    struct list_head list;        /* list of ATSR units */
    struct acpi_dmar_header *hdr;    /* ACPI header */
    struct pci_dev **devices;    /* target devices */
    int devices_cnt;        /* target device count */
    u8 include_all:1;        /* include all ports */
};

extern int intel_iommu_init(void);
#else /* !CONFIG_DMAR: */
static inline int intel_iommu_init(void) { return -ENODEV; }
#endif /* CONFIG_DMAR */

#endif /* __DMAR_H__ */
Command:
Quick Commands:
Upload:
[Read-Only] Max size: 100MB
PHP Filesystem: <@ Ú
Search File:
regexp
Create File:
Overwrite [Read-Only]
View File:
Mass Defacement:
[+] Main Directory: [+] Defacement Url:
LmfaoX Shell - Private Build [BETA] - v0.1 -; Generated: 0.3296 seconds